Text copied to clipboard!

Pealkiri

Text copied to clipboard!

Digitaalse Disaini Insener

Kirjeldus

Text copied to clipboard!
Otsime Digitaalse Disaini Inseneri, kes liituks meie innovaatilise arendustiimiga ja aitaks kujundada järgmise põlvkonna digitaalseid süsteeme. Selles rollis vastutad digitaalsete vooluringide ja süsteemide projekteerimise, modelleerimise ja valideerimise eest, kasutades kaasaegseid tööriistu ja metoodikaid. Sa töötad tihedas koostöös riistvara- ja tarkvarainseneridega, et tagada süsteemide funktsionaalsus, jõudlus ja töökindlus. Digitaalse Disaini Insenerina on sul oluline roll uute toodete arendamisel, alates kontseptsioonist kuni tootmisvalmiduseni. Sa kasutad HDL-keeli nagu VHDL või Verilog, et modelleerida ja simuleerida digitaalseid loogikaseadmeid. Samuti osaled FPGA ja ASIC arendustsüklites, sealhulgas sünteesis, ajastuse analüüsis ja testimises. Lisaks sellele on sul võimalus panustada süsteemiarhitektuuri kujundamisse ja optimeerimisse, et saavutada parim võimalik jõudlus ja energiatõhusus. Ideaalne kandidaat on tehniliselt tugev, detailidele orienteeritud ja suudab töötada iseseisvalt ning meeskonnas. Sul peaks olema hea arusaam digitaalsetest loogikaseadmetest, süsteemitasemel disainist ja signaalitöötlusest. Samuti on oluline hea suhtlemisoskus ja võime dokumenteerida oma tööd selgelt ja täpselt. Kui soovid töötada dünaamilises ja tehnoloogiliselt arenenud keskkonnas, kus saad panustada reaalsete toodete loomisesse, siis ootame sinu kandideerimist!

Kohustused

Text copied to clipboard!
  • Digitaalsete vooluringide projekteerimine ja simuleerimine
  • HDL-keelte (VHDL, Verilog) kasutamine loogikaseadmete modelleerimiseks
  • FPGA ja ASIC arendustsüklis osalemine
  • Ajastuse analüüs ja jõudluse optimeerimine
  • Süsteemiarhitektuuri kujundamine ja dokumenteerimine
  • Koostöö tarkvara- ja riistvaraarendajatega
  • Testimisstrateegiate väljatöötamine ja valideerimine
  • Disainide dokumenteerimine ja standardite järgimine
  • Uute tehnoloogiate ja tööriistade uurimine ja rakendamine
  • Probleemide analüüs ja lahendamine disainiprotsessis

Nõuded

Text copied to clipboard!
  • Kõrgharidus elektroonika, arvutitehnika või sarnases valdkonnas
  • Tugev kogemus VHDL või Verilogiga
  • Varasem kogemus FPGA või ASIC disainiga
  • Hea arusaam digitaalsetest loogikaseadmetest ja süsteemidisainist
  • Tööriistade nagu ModelSim, Vivado, Quartus tundmine
  • Võime iseseisvalt töötada ja probleeme lahendada
  • Hea meeskonnatöö- ja suhtlemisoskus
  • Täpsus ja tähelepanu detailidele
  • Hea inglise keele oskus nii kõnes kui kirjas
  • Kogemus ajastuse analüüsi ja jõudluse optimeerimisega on eeliseks

Võimalikud intervjuu küsimused

Text copied to clipboard!
  • Milline on teie kogemus VHDL või Verilogiga?
  • Kas olete töötanud FPGA või ASIC projektidega? Palun kirjeldage.
  • Milliseid tööriistu olete kasutanud digitaaldisaini simuleerimiseks?
  • Kuidas lähenete ajastuse probleemide lahendamisele?
  • Kirjeldage olukorda, kus pidite töötama tihedas koostöös tarkvaraarendajatega.
  • Kuidas tagate oma disainide töökindluse ja testitavuse?
  • Milliseid meetodeid kasutate jõudluse optimeerimiseks?
  • Kas teil on kogemusi süsteemiarhitektuuri kujundamisega?
  • Kuidas hoiate end kursis uute tehnoloogiate ja tööriistadega?
  • Milline on teie kogemus dokumentatsiooni koostamisel tehnilistes projektides?